PLL kependekan dari 'Phase-Locked Loop' pada dasarnya adalah
sebuah sistem kontrol frekuensi yang memanfaatkan sensitivitas deteksi
fase antara sinyal input dan output dari sebuah rangkaian osilasi yang
terkontrol.
Rangkaian PLL yang paling sederhana yaitu terdiri dari sebuah VCO (Voltage Control Oscillator), detektor fase (Phase detector), dan crystal oscillator. Sebuah frekuensi f1 yang dihasilkan oleh crystal oscillator kemudian diumpankan ke rangkaian phase detector untuk dibandingkan dengan frekuensi f2 dari VCO. Phase detector akan membandingkan frekuensi f1 dan f2, pada kondisi awal f1 ≠ f2 karena frekuensi dari VCO = 0 Hz. Karena ada perbedaan frekuensi antara f1 dan f2, maka rangkaian phase detector akan menghasilkan tegangan Vdc yang mencatu VCO. Tegangan Vdc ini menyebabkan rangkaian VCO berosilasi dan menghasilkan sebuah frekuensi f2.
Rangkaian VCO akan terus berosilasi menghasilkan frekuensi f2 sampai f2 = f1. Ketika f2 = f1, maka tegangan Vdc keluaran rangkaian phase detector = 0 dan ini menyebabkan rangkaian VCO berhenti berosilasi (locked). Karena rangkaian loop ini akan mengunci (Locked) saat frekuensi dan fase dari kedua sinyal sama, maka rangkaian ini disebut dengan Phase-Locked Loop.
berikut Materi yang bisa di Download
PLL
Presentasi PLL
salam
anwar fattah
Rangkaian PLL yang paling sederhana yaitu terdiri dari sebuah VCO (Voltage Control Oscillator), detektor fase (Phase detector), dan crystal oscillator. Sebuah frekuensi f1 yang dihasilkan oleh crystal oscillator kemudian diumpankan ke rangkaian phase detector untuk dibandingkan dengan frekuensi f2 dari VCO. Phase detector akan membandingkan frekuensi f1 dan f2, pada kondisi awal f1 ≠ f2 karena frekuensi dari VCO = 0 Hz. Karena ada perbedaan frekuensi antara f1 dan f2, maka rangkaian phase detector akan menghasilkan tegangan Vdc yang mencatu VCO. Tegangan Vdc ini menyebabkan rangkaian VCO berosilasi dan menghasilkan sebuah frekuensi f2.
Rangkaian VCO akan terus berosilasi menghasilkan frekuensi f2 sampai f2 = f1. Ketika f2 = f1, maka tegangan Vdc keluaran rangkaian phase detector = 0 dan ini menyebabkan rangkaian VCO berhenti berosilasi (locked). Karena rangkaian loop ini akan mengunci (Locked) saat frekuensi dan fase dari kedua sinyal sama, maka rangkaian ini disebut dengan Phase-Locked Loop.
berikut Materi yang bisa di Download
PLL
Presentasi PLL
salam
anwar fattah
Komentar
Posting Komentar